Mudanças entre as edições de "Material SSC0511 2014(fosorio)"

De CoteiaWiki
 
(9 revisões intermediárias pelo mesmo usuário não estão sendo mostradas)
Linha 52: Linha 52:
 
               Evolucão dos Processadores: 6502,8080/8085,Z80,6800,68000,80x86. </li>
 
               Evolucão dos Processadores: 6502,8080/8085,Z80,6800,68000,80x86. </li>
  
<li>A08s - Evolucão dos Processadores: 6502,8080/8085,Z80,6800,68000,80x86. </li>
+
<li>A08s - [http://www.tidia-ae.usp.br/access/content/user/fosorio/SSC0511-2014/SSC0511-2014-Aula08s.pdf SSC0511-2014-Aula08s.pdf] -+- [http://www.tidia-ae.usp.br/access/content/user/fosorio/SSC0511-2014/SSC0511-2014-Aula08s-2spp.pdf Aula08s 2spp]<br> Evolucão dos Processadores: 6502,8080/8085,Z80,6800,68000,80x86. ([http://osorio.wait4.org/SSC0610/Intel-x86-IBMPC/ Material Complementar])</li>
<li>A09s - Evolução: Pipeline, Cache. Arquiteturas: RISC x CISC </li>
+
 
 +
<li>A09s - [http://www.tidia-ae.usp.br/access/content/user/fosorio/SSC0511-2014/SSC0511-2014-Aula09s.pdf SSC0511-2014-Aula09s.pdf] -+- [http://www.tidia-ae.usp.br/access/content/user/fosorio/SSC0511-2014/SSC0511-2014-Aula09s-2spp.pdf Aula09s 2spp]<br> - Evolução: Pipeline, Cache. Arquiteturas: RISC x CISC ([http://www.tidia-ae.usp.br/access/content/user/fosorio/SSC0511-2014/SSC0511-2014-Aula09-Pipeline.pdf Material Complementar] [http://www.tidia-ae.usp.br/access/content/user/fosorio/SSC0511-2014/SSC0511-2014-Aula09-Pipeline-2spp.pdf 2spp])</li>
  
 
<li>A10s - [http://www.tidia-ae.usp.br/access/content/user/fosorio/SSC0511-2014/SSC0511-2014-Aula10s.pdf SSC0511-2014-Aula10s.pdf]  -+-  [http://www.tidia-ae.usp.br/access/content/user/fosorio/SSC0511-2014/SSC0511-2014-Aula10s-2spp.pdf Aula10s 2spp]<br>  
 
<li>A10s - [http://www.tidia-ae.usp.br/access/content/user/fosorio/SSC0511-2014/SSC0511-2014-Aula10s.pdf SSC0511-2014-Aula10s.pdf]  -+-  [http://www.tidia-ae.usp.br/access/content/user/fosorio/SSC0511-2014/SSC0511-2014-Aula10s-2spp.pdf Aula10s 2spp]<br>  
 
               RISC Processors: MIPS e ARM </li>
 
               RISC Processors: MIPS e ARM </li>
 
<li> SIMULADOR: [http://spimsimulator.sourceforge.net/ SPIM] (QtSpim for Windows) </li>
 
<li> SIMULADOR: [http://spimsimulator.sourceforge.net/ SPIM] (QtSpim for Windows) </li>
<li> MIPS - Material Complementar: [http://osorio.wait4.org/SSC0610/MIPS/ MIPS e SPIM] </li>
+
<li> MIPS - Material Complementar: [http://osorio.wait4.org/SSC0610/MIPS/ MIPS e SPIM] Usar "usp" / "guest" </li>
 +
<li> A11s - [http://osorio.wait4.org/SSC0610/MIPS/Exemplos/mips-exemplos.html MIPS Exemplos]: [http://osorio.wait4.org/SSC0610/MIPS/Exemplos Exemplos MIPS (SPIM)] Usar "usp" / "guest" </li>
 +
<li> MIPS e SPIM - Informações: [http://osorio.wait4.org/SSC0610/MIPS/ AQUI!] Usar "usp" / "guest" </li>
 +
<li> Prova Final: [http://osorio.wait4.org/SSC0610/2014/ AQUI!] Usar "usp" / "guest" </li>
 
</ul>
 
</ul>
  

Edição atual tal como às 20h53min de 21 de novembro de 2014

SSC0511 - Organização de Computadores Digitais (Bach Sist.Inf.)
Prof. Fernando Santos OSÓRIO
Período: 2014 - 2o. Semestre
ICMC - SSC


ARQUIVOS: Slides e Informações das Aulas




Criada em Agosto de 2014
F.Osório

Voltar para SSC-511-2014(fosorio)