Mudanças entre as edições de "Scc-510(vbonato)"
De CoteiaWiki
(→Material Didático) |
(→Material Didático) |
||
Linha 19: | Linha 19: | ||
** [https://app.box.com/shared/lolg08x833/1/23771250/1988518180/1 Processor Structure and Function] | ** [https://app.box.com/shared/lolg08x833/1/23771250/1988518180/1 Processor Structure and Function] | ||
** [a partir do slide 32] [https://app.box.com/shared/lolg08x833/1/23771250/250303138/1 Reduced Instruction Set Computers] | ** [a partir do slide 32] [https://app.box.com/shared/lolg08x833/1/23771250/250303138/1 Reduced Instruction Set Computers] | ||
− | *Aula | + | *Aula 7 - Superscalar |
**[https://app.box.com/shared/lolg08x833/1/23771250/250302838/1 Instruction Level Parallelism and Superscalar Processors] | **[https://app.box.com/shared/lolg08x833/1/23771250/250302838/1 Instruction Level Parallelism and Superscalar Processors] | ||
Edição das 20h14min de 4 de outubro de 2016
Informações Gerais
Disciplina: Arquitetura de Computadores (SSC-0510)
Professor: Vanderlei Bonato (vbonato at icmc dot usp dot br)
- Horário de Atendimento
- Professor: terça-feira das 16:00 às 18:00, sala 3-115
Material Didático
- Aula 1 - Apresentação/Programa do curso
- Aula 2 - Arquitetura de von Neumann: componentes básicos de um sistema de computação
- Aula 3 - Introdução às Arquiteturas RISC e CISC: características e funções
- Aula 4, 5 e 6 - Pipeline
- Processor Structure and Function
- [a partir do slide 32] Reduced Instruction Set Computers
- Aula 7 - Superscalar