Mudanças entre as edições de "Scc-510(vbonato)"
De CoteiaWiki
(→Material Didático) |
(→Material Didático) |
||
Linha 26: | Linha 26: | ||
*Aula 9 - Prova 1 | *Aula 9 - Prova 1 | ||
* Aula10 | * Aula10 | ||
− | **[slides 1 -50] [https://app.box.com/shared/lolg08x833/1/23771250/250301724/1 Organização paralela e multiprocessadores simétricos (SMP) | + | **[slides 1 - 50] [https://app.box.com/shared/lolg08x833/1/23771250/250301724/1 Organização paralela e multiprocessadores simétricos (SMP) |
== Material de Apoio == | == Material de Apoio == | ||
*[https://app.box.com/shared/lolg08x833/0/23771250 Acesso a todos os slides do livro William Stallings, Computer Organization and Architecture, 8th Edition] | *[https://app.box.com/shared/lolg08x833/0/23771250 Acesso a todos os slides do livro William Stallings, Computer Organization and Architecture, 8th Edition] |
Edição das 20h52min de 25 de outubro de 2016
Informações Gerais
Disciplina: Arquitetura de Computadores (SSC-0510)
Professor: Vanderlei Bonato (vbonato at icmc dot usp dot br)
- Horário de Atendimento
- Professor: terça-feira das 16:00 às 18:00, sala 3-115
Material Didático
- Obs: Todo o material é oriundo do livro - William Stallings. Computer Organization and Architecture, 8th Edition, 2010, 792p. - exceções estão indicadas.
- Aula 1 - Apresentação/Programa do curso
- Aula 2 - Arquitetura de von Neumann: componentes básicos de um sistema de computação
- Aula 3 - Introdução às Arquiteturas RISC e CISC: características e funções
- Aula 4, 5 e 6 - Pipeline
- Processor Structure and Function
- [a partir do slide 32] Reduced Instruction Set Computers
- Aula 7, 8 - Superscalar
- Instruction Level Parallelism and Superscalar Processors
- [[a partir do slide 68] http://booksite.elsevier.com/9780123944245/pdf/chapter_07.pdf Microarchitecture (from Harris and Harris. Digital Design and Computer Architecture, Morgan Kaufmann, 2007, 569p.)]
- Aula 9 - Prova 1
- Aula10
- [slides 1 - 50] [https://app.box.com/shared/lolg08x833/1/23771250/250301724/1 Organização paralela e multiprocessadores simétricos (SMP)