Mudanças entre as edições de "Material SSC0511 2015(fosorio)"

De CoteiaWiki
Linha 58: Linha 58:
 
<li>A08s - [http://www.tidia-ae.usp.br/access/content/user/fosorio/SSC0511-2014/SSC0511-2014-Aula08s.pdf SSC0511-2014-Aula08s.pdf] -+- [http://www.tidia-ae.usp.br/access/content/user/fosorio/SSC0511-2014/SSC0511-2014-Aula08s-2spp.pdf Aula08s 2spp]<br> Evolucão dos Processadores: 80x86. ([http://osorio.wait4.org/SSC0610/Intel-x86-IBMPC/ Material Complementar])</li>
 
<li>A08s - [http://www.tidia-ae.usp.br/access/content/user/fosorio/SSC0511-2014/SSC0511-2014-Aula08s.pdf SSC0511-2014-Aula08s.pdf] -+- [http://www.tidia-ae.usp.br/access/content/user/fosorio/SSC0511-2014/SSC0511-2014-Aula08s-2spp.pdf Aula08s 2spp]<br> Evolucão dos Processadores: 80x86. ([http://osorio.wait4.org/SSC0610/Intel-x86-IBMPC/ Material Complementar])</li>
 
<li>A09s - [http://www.tidia-ae.usp.br/access/content/user/fosorio/SSC0511-2014/SSC0511-2014-Aula09s.pdf SSC0511-2014-Aula09s.pdf] -+- [http://www.tidia-ae.usp.br/access/content/user/fosorio/SSC0511-2014/SSC0511-2014-Aula09s-2spp.pdf Aula09s 2spp]<br> - Evolução: Pipeline, Cache. Arquiteturas: RISC x CISC ([http://www.tidia-ae.usp.br/access/content/user/fosorio/SSC0511-2014/SSC0511-2014-Aula09-Pipeline.pdf Material Complementar] - Pipeline [http://www.tidia-ae.usp.br/access/content/user/fosorio/SSC0511-2014/SSC0511-2014-Aula09-Pipeline-2spp.pdf 2spp])</li>
 
<li>A09s - [http://www.tidia-ae.usp.br/access/content/user/fosorio/SSC0511-2014/SSC0511-2014-Aula09s.pdf SSC0511-2014-Aula09s.pdf] -+- [http://www.tidia-ae.usp.br/access/content/user/fosorio/SSC0511-2014/SSC0511-2014-Aula09s-2spp.pdf Aula09s 2spp]<br> - Evolução: Pipeline, Cache. Arquiteturas: RISC x CISC ([http://www.tidia-ae.usp.br/access/content/user/fosorio/SSC0511-2014/SSC0511-2014-Aula09-Pipeline.pdf Material Complementar] - Pipeline [http://www.tidia-ae.usp.br/access/content/user/fosorio/SSC0511-2014/SSC0511-2014-Aula09-Pipeline-2spp.pdf 2spp])</li>
 +
<li>A09s e A10 - [http://www.tidia-ae.usp.br/access/content/user/fosorio/SSC0511-2014/SSC0511-2014-Aula10s.pdf SSC0511-2014-Aula10s.pdf]  -+-  [http://www.tidia-ae.usp.br/access/content/user/fosorio/SSC0511-2014/SSC0511-2014-Aula10s-2spp.pdf Aula10s 2spp]<br>
 +
              RISC Processors: MIPS e ARM </li>
 +
<li> SIMULADOR SPIM: [http://pages.cs.wisc.edu/~larus/spim.html SPIM] Larus Page </li>
 +
<li> SIMULADOR QtSpim: [http://spimsimulator.sourceforge.net/ SPIM] (QtSpim for Windows) </li>
 +
<li> MIPS - Material Complementar: [http://osorio.wait4.org/SSC0610/MIPS/ MIPS e SPIM] Usar "usp" / "guest" </li>
 +
<li> MIPS e SPIM - Informações: [http://osorio.wait4.org/SSC0610/MIPS/ AQUI!] Usar "usp" / "guest" </li>
  
 
<!--  XXXXXXXXXXXXXXXXXXXXXXXXXXXXXXXXXXXXXXXXXXXXXXXXXXXXX
 
<!--  XXXXXXXXXXXXXXXXXXXXXXXXXXXXXXXXXXXXXXXXXXXXXXXXXXXXX

Edição das 02h57min de 17 de outubro de 2015

SSC0511 - Organização de Computadores Digitais (Bach Sist.Inf.)
Prof. Fernando Santos OSÓRIO
Período: 2015 - 2o. Semestre
ICMC - SSC


ARQUIVOS: Slides e Informações das Aulas




Criada em Agosto de 2015
F.Osório

Voltar para SSC-511-2015(fosorio)