Mudanças entre as edições de "SSC-108(bonato) 2017"
De CoteiaWiki
Linha 34: | Linha 34: | ||
==Método de avaliação== | ==Método de avaliação== | ||
+ | |||
+ | '''Para mais detalhes ver arquivo de descrição da disciplina.''' | ||
+ | |||
+ | * '''Nota final: A * (0.3 * P1 + 0.5 * P2) + 0.2 * B | ||
+ | ** P1: projeto 1 (30%) | ||
+ | ** P2: projeto 2 (50%) | ||
+ | ** A: arguição individual durante a apresentação de P1 e P2 valendo no máximo 1 | ||
+ | ** B: atividades durante as aulas (20%) | ||
==Cronograma realizado== | ==Cronograma realizado== |
Edição das 04h06min de 17 de agosto de 2017
Índice
SSC-108 - PRÁTICA EM SISTEMAS DIGITAIS - 2017/2
Prof. Vanderlei Bonato
E-mail: vbonato@usp.br
Estagiário PAE: André Bannwart Perina
E-mail: abperina@usp.br
Estagiário PAE: Cláudio Roberto Costa
E-mail:
FAQ
Para dúvidas frequentes relacionadas à instabilidade emocional do Quartus/ModelSim:
Arquivos
- Descrição da disciplina: Arquivo:ApresentacaoCursoSSC0108.pdf
- Pin mapping DE0-CV: Arquivo:DE0 CV Main Pins.zip
- Pin mapping DE2-115: Arquivo:DE2 115 Main Pins.zip
- Manual DE0-CV: ftp://ftp.altera.com/up/pub/Altera_Material/Boards/DE0-CV/DE0_CV_User_Manual.pdf
- Manual DE2-115: ftp://ftp.altera.com/up/pub/Altera_Material/Boards/DE2-115/DE2_115_User_Manual.pdf
Avisos
- Datas importantes:
Notas
Método de avaliação
Para mais detalhes ver arquivo de descrição da disciplina.
- Nota final: A * (0.3 * P1 + 0.5 * P2) + 0.2 * B
- P1: projeto 1 (30%)
- P2: projeto 2 (50%)
- A: arguição individual durante a apresentação de P1 e P2 valendo no máximo 1
- B: atividades durante as aulas (20%)
Cronograma realizado
- (Ter. 01/08): Aula 01: introdução do curso, apresentação da ementa, critério de avaliação, introdução ao Quartus II, ModelSim e latches
- (Ter. 08/08): Aula 02: latches e introdução a flip-flops
- Atividade prática individual: construa os seguintes circuitos e apresente suas respectivas simulações no Modelsim ao final da aula:
- Com base no Latch do tipo Set e Reset da aula anterior (SR Latch), construa um Latch do tipo Set e Reset que seja habilitado por um sinal de clock em nível lógico 1 (conhecido na literatura por Gated SR Latch);
- Em seguida, converta o circuito Gated SR Latch para conter apenas portas lógicas NAND e modifique o mesmo para torná-lo um circuito Latch do tipo D (Gated D Latch);
- Por fim, implementar um FF do tipo D com base no “Gated D Latch”. O FF-D deseverá ser ativado na borda de subida do clock e possuir os sinais de controle Preset e Clear ativados com zero.
- Atividade prática individual: construa os seguintes circuitos e apresente suas respectivas simulações no Modelsim ao final da aula: