Mudanças entre as edições de "SSC-108(bonato) 2017"

De CoteiaWiki
Linha 28: Linha 28:
  
 
* Slides auxiliares:
 
* Slides auxiliares:
**[[Media:Aula_15_-_logic2_chapter7.pdf‎ | 11 - Flip-Flops, Registradores e Contadores ]]
+
**[[Media:Aula_15_-_logic2_chapter7.pdf‎ | Flip-Flops, Registradores e Contadores ]]
**[[Media:Aula_17_-_logic2_chapter7.pdf | 12 - Flip-Flops, Registradores e Contadores (continuacao) ]]
+
**[[Media:Aula_17_-_logic2_chapter7.pdf | Flip-Flops, Registradores e Contadores (continuacao) ]]
  
 
==Avisos==
 
==Avisos==

Edição das 17h46min de 22 de agosto de 2017

SSC-108 - PRÁTICA EM SISTEMAS DIGITAIS - 2017/2

Prof. Vanderlei Bonato

E-mail: vbonato@usp.br

Estagiário PAE: André Bannwart Perina

E-mail: abperina@usp.br

Estagiário PAE: Cláudio Roberto Costa

E-mail:

FAQ

Para dúvidas frequentes relacionadas à instabilidade emocional do Quartus/ModelSim:

Clique aqui!

Arquivos

Avisos

  • Datas importantes:

Notas

Método de avaliação

Para mais detalhes ver arquivo de descrição da disciplina.

  • Nota final: A * (0.3 * P1 + 0.5 * P2) + 0.2 * B
    • P1: projeto 1 (30%)
    • P2: projeto 2 (50%)
    • A: arguição individual durante a apresentação de P1 e P2 valendo no máximo 1
    • B: atividades durante as aulas (20%)

Cronograma realizado

  • (Ter. 01/08): Aula 01: introdução do curso, apresentação da ementa, critério de avaliação, introdução ao Quartus II, ModelSim e latches
  • (Ter. 08/08): Aula 02: latches e introdução a flip-flops
    • Atividade prática individual: construa os seguintes circuitos e apresente suas respectivas simulações no Modelsim ao final da aula:
      • Com base no Latch do tipo Set e Reset da aula anterior (SR Latch), construa um Latch do tipo Set e Reset que seja habilitado por um sinal de clock em nível lógico 1 (conhecido na literatura por Gated SR Latch);
      • Em seguida, converta o circuito Gated SR Latch para conter apenas portas lógicas NAND e modifique o mesmo para torná-lo um circuito Latch do tipo D (Gated D Latch);
      • Por fim, implementar um FF do tipo D com base no “Gated D Latch”. O FF-D deseverá ser ativado na borda de subida do clock e possuir os sinais de controle Preset e Clear ativados com zero.
  • (Ter. 22/08): Aula 03: registradores
    • Atividade prática individual:
      • A partir do FF-D da aula anterior, construa um registrador de 8 bits (gerar um símbolo para cada FF-D). O registrador deve ter a opção de carga de dados no modo sequencial (1 bit por ciclo de clock) ou paralelo (8 bits por ciclo de clock);
      • Como atividade avançada para ser apresentada até o início da próxima aula, estenda esse circuito do registrador incluindo controles para que os dados carregados possam se deslocar (shift) e rotacionar (rotate) para a direita e esquerda. Na operação shift carregar zeros nos FFs que não tiverem dados de entrada.