Mudanças entre as edições de "SSC-109(bonato) 2018"

De CoteiaWiki
(Cronograma realizado)
Linha 47: Linha 47:
  
 
* '''(Qui. 08/03): Aula 01: introdução do curso, apresentação da ementa, critério de avaliação, introdução ao Quartus II e ModelSim'''
 
* '''(Qui. 08/03): Aula 01: introdução do curso, apresentação da ementa, critério de avaliação, introdução ao Quartus II e ModelSim'''
 
+
* '''(Qui. 22/03): Aula 02: introdução ao Quartus II e ModelSim (continuação)'''
* '''(Qui. 22/03): Aula 02:    
+
** Executar o circuito da aula anterior na placa de FPGA (pinar manualmente e por nome com o uso de script);
                                -  Executar o circuito da aula anterior na placa de FPGA (pinar manualmente e por nome com o uso de script);
+
** Utilização do Quartus:
 
+
*** Uso de script para controle da ferramenta no modo shell;
                                -  Quartus:
+
*** Criação de componentes e seu uso em modo hierárquico (definicão do top level);
 
+
*** Uso de pinos agrupados e de barramentos;
                                      o  Uso de script para controle da ferramenta no modo shell;
+
*** Conexão de fios e barramentos por meio de nomes;
 
+
*** Exibição de componentes da biblioteca: aritméticos, lógicos e memórias (incluindo gcc e vcc);
                                      o  Criação de componentes e seu uso em modo hierárquico (definicão do top level)
 
 
 
                                      o  Uso de pinos agrupados e de barramentos
 
 
 
                                      o  Conexão de fios e barramentos por meio de nomes
 
 
 
                                      o  Exibição de componentes da biblioteca: aritméticos, lógicos e memórias (incluindo gcc e vcc);
 

Edição das 19h36min de 26 de março de 2018

SSC-109 - PRÁTICA EM LÓGICA DIGITAL - 2018/1

Prof. Vanderlei Bonato (PRÁTICA)

E-mail: vbonato@usp.br

Estagiário PAE: André Bannwart Perina

E-mail: abperina@usp.br

Estagiário PAE: Cláudio Roberto Costa

E-mail: claudiocosta@usp.br

FAQ

Para dúvidas frequentes relacionadas à instabilidade emocional do Quartus/ModelSim:

Clique aqui!

Arquivos

Avisos

  • Datas importantes:
    • Prova prática: 10/05
    • Trabalho prático principal: 28/06
    • Recuperação:

Notas

Método de avaliação

Para mais detalhes ver arquivo de descrição da disciplina.

  • 20% atividades
  • 30% prova prática
  • 50% trabalho prático principal

Cronograma realizado

  • (Qui. 08/03): Aula 01: introdução do curso, apresentação da ementa, critério de avaliação, introdução ao Quartus II e ModelSim
  • (Qui. 22/03): Aula 02: introdução ao Quartus II e ModelSim (continuação)
    • Executar o circuito da aula anterior na placa de FPGA (pinar manualmente e por nome com o uso de script);
    • Utilização do Quartus:
      • Uso de script para controle da ferramenta no modo shell;
      • Criação de componentes e seu uso em modo hierárquico (definicão do top level);
      • Uso de pinos agrupados e de barramentos;
      • Conexão de fios e barramentos por meio de nomes;
      • Exibição de componentes da biblioteca: aritméticos, lógicos e memórias (incluindo gcc e vcc);