Mudanças entre as edições de "Scc-0113(vbonato)"

De CoteiaWiki
(Avaliações)
(Notas)
 
(27 revisões intermediárias pelo mesmo usuário não estão sendo mostradas)
Linha 15: Linha 15:
  
 
== Aulas Programadas ==
 
== Aulas Programadas ==
*[[Media:aula_1_-_Programa2ELD2.pdf|Aula 1 - Apresentação do curso]]
+
 
*[[Media:Aula2_-_VHDL-SSC0110_2010.pdf|Aula 2 - Linguagem de descrição de hardware VHDL]]
+
* [[Media:Teorica_-_Programa2ELD2_2012.pdf | Aula 1 - Apresentação do curso]]
*[[Media:Aula_3_-_StateMachine-SSC0110_2010.pdf|Aula 3 - Máquina de estados finitos]]
+
* [[Media:Aula2_-_VHDL-SSC0110_2012.pdf | Aula 2 - Introdução a VHDL e revisão de circuitos combinacionais e sequenciais (parte 1)]]
*Aula 4 - Modelos de máquinas de estados finitos - Moore e Mealy (exercícios)
+
* [[Media:Aula3_-_VHDL-SSC0110_2012.pdf | Aula 3 - Introdução a VHDL e revisão de circuitos combinacionais e sequenciais (parte 2)]]
**Máquina de venda de refrigerante
+
* [[Media:Aula_4_-_MooreMachine.pdf | Aula 4 - Modelo de máquina de estados finitos Moore]]
*Aula 5 - Máquina de estados finitos (continuação)
+
* [[Media:Aula_5_-_StateMachine.pdf | Aula 5 - Representações de máquina de estados finitos e a implementação do modelo Moore em VHDL]]
*Aula 6 - Apresentação P1 (06/08/2011)
+
* Aula 6 - Exercícios
*Aula 7 - Template de microprocessador (memória, mapa de caracteres, I/O, ULA, unidade de controle)  
+
* Aula 7 - 1ª Avaliação (18/09/2012)
*Aula 8 - Análise e implementaçao: instruções de acesso a memória e I/O
+
* [[Media:Brown2005Ch9.zip|Aula 8 - Modelos de máquinas de estados finitos Mealy]]
*Aula 9 - Análise e implementaçao: instruções de operações artiméticas, lógicas e de deslocamento
+
* [[Media:Brown2005Ch9.zip|Aula 9 - Otimização de máquinas de estados finitos]]
*Aula 10 - Análise e implementaçao: instruções de desvios
+
* Aula 10 - Tópicos avançados de máquinas de estados finitos (FSMD, particionamento, hierarquia)
*Aula 11 - Análise e implementaçao: instruções de subrotinas
+
* [[Media:RC_01_Architectures.rar|Aula 11 (parte A) - Circuitos de lógica programável tipo FPGA (Field-Programmable Gate Array)]]
*Aula 12 - Montador
+
* [[Media:RC_02_Design_and_Implementation.pdf|Aula 11 (parte B) - Circuitos de lógica programável tipo FPGA (Field-Programmable Gate Array)]]
*Aula 13 - Programação do P2 no Processador
+
* Aula 12 - Exercícios
*Aula 14 - Programação do P2 no Processador
+
* Aula 13 - 2ª Avaliação (30/10/2012)
*Aula 15 - Apresentação P2 (29/11/2011)
+
* Aula 14 - Implementação do projeto da aula prática
 +
* Aula 15 - Implementação do projeto da aula prática
  
 
== Material de Apoio ==
 
== Material de Apoio ==
Linha 38: Linha 39:
 
** [[Media:Arrumabotao.rar | "Arruma botão"]]
 
** [[Media:Arrumabotao.rar | "Arruma botão"]]
 
** [[Media:TemplateJogo_MaqEst.rar | Template Máquina de Estado - Jogo do Frog]]
 
** [[Media:TemplateJogo_MaqEst.rar | Template Máquina de Estado - Jogo do Frog]]
 +
** [[Media:Moore.rar | Exemplo de máquina Moore em VHDL]]
  
 
*Dicas VHDL/Quartus
 
*Dicas VHDL/Quartus
Linha 53: Linha 55:
 
== Avaliações ==
 
== Avaliações ==
  
* Serão realizados dois projetos (P1 e P2) sobre máquinas de estado e processadores, respectivamente.
 
* As aulas de laboratório envolverão a implementação de vários trabalhos práticos (Tn) avaliados individualmente ao final de cada aula prática.
 
* Não serão aprovados alunos com nota nos projetos ou média dos trabalhos práticos inferior a cinco.
 
* Os projetos P1 e P2 podem ser realizados em grupo de até 3 alunos.
 
* A avaliação dos projetos será composta por duas notas, nota do grupo (P) e nota individual (Arguição). A nota final Pi  do aluno no projeto será calculada conforme a equação: Pi = (P * Arguição)/10.
 
* A nota final (NF) será calculada da seguinte maneira: NF = 0.3P1i + 0.4P2i + 0.3*Média dos Tn.
 
  
  
Linha 66: Linha 62:
 
** Max (NP, Mrec) se Mrec < 5
 
** Max (NP, Mrec) se Mrec < 5
 
** Sendo NP = Nota da 1a Avaliação e MRec = Média da Recuperação
 
** Sendo NP = Nota da 1a Avaliação e MRec = Média da Recuperação
 +
 +
 +
== Notas ==
 +
 +
*[[Media:NotasP1-SSC01132012201.pdf|Prova 1 - Turma SSC01132012201]]
 +
*[[Media:NotasP1-SSC01132012204.pdf|Prova 1 - Turma SSC01132012204]]
 +
 +
* Revisão da P1: 06/11/2012 às 14:00hs para Turma 01 e às 16:30 para a turma 4 na sala 3-115.
 +
 +
* Revisão da P2: 20/02/2012 na sala 3-115 às 14:00hs.
 +
 +
 +
* RECUPERAÇÃO: 22/02/2012, sala 3-102 às 14:00hs.

Edição atual tal como às 13h11min de 18 de fevereiro de 2013

Informações Gerais

Disciplina: Elementos de Lógica Digital II (SSC-113) - BCC

Professores:

Teórica (2 turmas): Vanderlei Bonato (vbonato at icmc dot usp dot br)
Prática (4 turmas): Eduardo do Valle Simões, Onofre Trindade Junior (2 turmas), Fernando Santos Osório

Horário e Local das Aulas:

Teórica: ter 13:20-16:00; 16:20-18:50 - Sala 5-003
Prática: ter 08:10-09:50; qui 10:10-11:50, sex 08:10-09:50, sex 10:10-11:50 - SAP2: Sala 6-306

Horário de Atendimento:

Prof. Vanderlei Bonato: qua 13:00 - 15:00 (agendar por e-mail)

Aulas Programadas

Material de Apoio

Avaliações

    • Norma de Recuperação
    • Nota Final: = (NP-2) / 5 * Mrec + 7 - NP se Mrec 5; ou
    • Max (NP, Mrec) se Mrec < 5
    • Sendo NP = Nota da 1a Avaliação e MRec = Média da Recuperação


Notas

  • Revisão da P1: 06/11/2012 às 14:00hs para Turma 01 e às 16:30 para a turma 4 na sala 3-115.
  • Revisão da P2: 20/02/2012 na sala 3-115 às 14:00hs.


  • RECUPERAÇÃO: 22/02/2012, sala 3-102 às 14:00hs.